用于精度更高和色彩更丰富的高速数据通信意味着要有更多的电磁干扰(EMI)。此外,超便携式设备要求低功率和低成本,封装也要很小。最近出现的串化/解串化(SerDes)集成电路,也就是所谓的礢erDes产品,解决了所有这些问题。通过采用差分信号技术、电流转换逻辑(CTL)以及改进的低功耗差分I/O信号技术(LpLVDS),跟以前的方法相比工程师可把EMI降低30-40dBm。
LpLVDS是用于短距离和低功率的LVDS技术,电压浮动为250mV,每个通道的最大功耗为5mW。CTL是第一种用于感测接收器电流方向的差分信号技术。它的电压浮动大概是50mV,在1.8V电压下每个通道的功耗不超过1mW,在基
处理器和彩色LCD是典型的单向通信应用,这种应用可以把屏线中的缆线数量从25根减为4根。如果应用设备要求进行双向通信,电线减少的比例为50:7,要是进行总线连接则增加到96:7。


更少的缆线
在处理器和彩色LCD之间单向通信采用串化/解串化集成电路,这样可以把进行水平和垂直同步(H/VSYNC)通信的缆线数目从25 根减少到4 根。