网站首页
IC库存
IC展台
电子资讯
技术资料
PDF文档
我的博客
IC72论坛
ic72 logo
资料首页最新产品 技术参数 电路图 设计应用 解决方案 代理商查询 IC替换 IC厂商 电子辞典
关键字: 技术文章 PDF资料 IC价格 电路图 代理商查询 IC替换 IC厂商 电子辞典

Altera携手EDA伙伴实现高级信号完整性技术

      Altera宣布通过其EDA合作伙伴实现了预加重和均衡链路估算(PELE)技术,帮助设计人员在Altera Stratix® II GX FPGA中估算信号完整性设置。Mentor Graphics公司是首家在工具流中集成了PELE的EDA合作伙伴。PELE最初只适用于Altera的内部信号完整性专家系统,与Mentor Graphics® HyperLynx工具结合后,高速设计人员采用该技术在几个小时内便可以完成系统仿真,并预测系统性能;而采用别的方式在实验室测试台上验证性能则需要花费几个月的时间。 
  Altera亚太区市场总监梁乐观先生表示:“在我们EDA合作伙伴设计工具中集成PELE,是加速客户多吉比特收发器设计并帮助其将产品迅速推向市场的关键步骤。Altera致力于提供工具来帮助客户以最高效的方法开发下一代系统。” 
  工作原理 
  通过完整的Stratix II GX多吉比特收发器MATLAB模型,PELE技术利用从用户串行通道中独立提取或者测量到的频域特征参数来为每一通道搜索信号完整性最佳设置。Stratix II GX FPGA集成了工作在6   
00Mbps至6.375Gbps的20个低功耗收发器,这种方法降低了确定其最佳信号完整性设置时的估算误差。 
  HyperLynx设计工具使客户能够从电路板和背板电路中提取高速互联的频域S特征参数,例如molex公司新的I-Trac背板系统等。将Altera PELE技术嵌入到Mentor设计流程中这种方式可以确保文件的兼容性。PELE直接将HyperLynx或者客户测量数据导入到频域S参数文件中,直接配置Mentor的ELDO模拟仿真器,切实提高了效能,降低了设计风险。然后,用户利用Stratix II GX ELDO模型输出,在很短的时间内便可以从数千亿比特中预测误码率(BER)以及眼图张开程度。
热门搜索:TLM825GF DRV8313PWPR TR-6FM 2839376 TLP808NETG 2866666 6SPDX-15 SS7619-15 BTS412B2E3062A 2856142 6SPDX TLP602 8300SB2-LF PS361206 2320335 BT137S-500E 2986122 TLP810NET 1301380020 CC2544RHBR PS-415-HGULTRA 2817958 2866572 TLP604TEL B30-8000-PCB
COPYRIGHT:(1998-2010) IC72 达普IC芯片交易网
客户服务:service@IC72.com 库存上载:IC72@IC72.com
(北京)联系方式: 在线QQ咨询:点击这里给我发消息 联系电话:010-82614113 传真:010-82614123
京ICP备06008810号-21 京公网安备 11010802032910 号 企业资质