
正文:
我们先谈 CXL。它提供了定义清晰的主从模式。在这种模式下,CPU 的根联合体能通过与加速器卡的高带宽链接来共享高速缓存和主系统存储器(图 1)。
1. 通过 CXL 与处理器相连的加速器的概念图。(来源:Compute Express Link Specification July 2020,0.9 版第 2 次修订,第 31 页)
此外,对于原子事务,CXL 能在主机 CPU 和加速器卡之间共享高速缓存存储器。CXL 在改善主机与加速器间的通信方面有了长足的发展,但未能解决 PCIe 总线上的加速器之间的通信问题。
2. 三种样本 CCIX 配置包括直接附加、交换拓扑和混合菊花链。(来源:An Introduction to CCIX White Paper,第 5 页)
为了支持虚拟机(VM)和容器的编排,我们创建了叠加网络。随后又开发出 Open vSwitch( OvS )等技术,用于对叠加网络进行定义和管理。SmartNIC 正在开始卸载 OvS。
3. 图中所示的是样本 CCIX 应用,它使用了修改的 CCIX 4c-混合菊花链模型。
所有敏感信息隔离设施(SCIF)都是如此。计算机中的安全飞地应能覆盖多个计算平台,而激动人心的时刻就在眼前。