网站首页
IC库存
IC展台
电子资讯
技术资料
PDF文档
我的博客
IC72论坛
ic72 logo
资料首页最新产品 技术参数 电路图 设计应用 解决方案 代理商查询 IC替换 IC厂商 电子辞典
关键字: 技术文章 PDF资料 IC价格 电路图 代理商查询 IC替换 IC厂商 电子辞典

FPGA设计中不建议使用的电路,你知道吗

2、 不建议使用行波时钟。行波记数器虽然原理简单,设计方便,但级连时钟(行波时钟)最容易造成时钟偏差(△T),级数多了,很可能会影响其控制的触发器的建立/保持时间,使设计难度加大。转换的方法是采用同步记数器,同步计数器用原理图描述可能较难,但用HDL语言很简单就可以描述一个4位计数器。

3、尽量避免采用多个时钟,多使用触发器的使能端来解决。在可编程逻辑器件设计时,由于时钟建立应尽量避免采用多时钟网络,或者采用适当的措施减少时钟的个数,使用频率低的时钟尽量简化消除。

4、触发器的置/复位端尽量避免出现毛刺,及自我复位电路等,最好只用一个全局复位信号。

5、电路中尽量避免“死循环”电路,如RS触发器等。

6、禁止时钟在不同可编程器件中级连,尽量降低时钟到各个器件时钟偏差值。

热门搜索:2762265 N060-002 8300SB1 SUPER6OMNI D 2882828 TLP810NET 2839224 SBB1605-1 2320319 LCR2400 PS240406 SBB1602-1 LED12-C2 BTA12-800TWRG BT137S-600D118 8300SB2-LF 01T5001JF 2856142 TLM609NS RS1215-20 6SPDX-15 PDU12IEC TLP602 PS120406 PDUMV20
COPYRIGHT:(1998-2010) IC72 达普IC芯片交易网
客户服务:service@IC72.com 库存上载:IC72@IC72.com
(北京)联系方式: 在线QQ咨询:点击这里给我发消息 联系电话:010-82614113 传真:010-82614123
京ICP备06008810号-21 京公网安备 11010802032910 号 企业资质