PCI局部总线的主要性能和特点
PCI总线是一种不依附于某个具体处理器的局部总线。从结构上看,PCI是在CPU和原来的系统总线之间插入的一级总线,具体由一个桥接电路实现对这一层的管理,并实现上下之间的接口以协调数据的传送。管理器提供了信号缓冲,使之能支持10种外设,并能在高时钟频率下保持高性能。PCI总线也支持总线主控技术,允许智能设备在需要时取得总线控制权,以加速数据传送。
1.PCI总线的主要性能
支持10台外设
总线时钟频率33.3MHz/66MHz
最大数据传输速率133MB/s
时钟同步方式
与CPU及时钟频率无关
总线宽度32位(5V)/64位(3.3V)
能自动识别外设
特别适合与Intel的CPU协同工作
2.其它特点
具有与处理器和存储器子系统完全并行操作的能力
具有隐含的中央仲裁系统
采用多路复用方式(地址线和数据线)减少了引脚数
支持64位寻址·完全的多总线主控能力
提供地
可以转换5V和3.3V的信号环境
PCI总线信号定义
必要引脚控设备49条
目标设备47条
可选引脚51条(主要用于64位扩展、中断请求、高速缓存支持等)