网站首页
IC库存
IC展台
电子资讯
技术资料
PDF文档
我的博客
IC72论坛
ic72 logo
资料首页最新产品 技术参数 电路图 设计应用 解决方案 代理商查询 IC替换 IC厂商 电子辞典
关键字: 技术文章 PDF资料 IC价格 电路图 代理商查询 IC替换 IC厂商 电子辞典

意法半导体公布导入经认证的设计流程,加快下一代半导体开发过程

  微电子半导体解决方案厂商意法半导体宣布,采用经权威机构认证的电子系统级(ESL)系统芯片参考设计流程。

  在十多个采用新设计流程开发的专用集成电路(ASIC)成功定案后,显示新设计流程较传统方法提高生产率四到十倍,已经在ST内部推广应用。此外,市场对整合数字信号和射频/混合信号技术的完整系统级平台的需求日益增长,ST的解决方案还能满足消费电子市场领先厂商的设计需求。ST的很多尖端产品都已利用这个参考设计流程开发,如200万像素YUV CMOS图像传感器和高集成度的手机图像处理硬件加速器。

  针对下一代消费电子设备的复杂设计,以复杂数字CMOS设计为目标应用,ST完整的ESL参考设计流程整合了高层合成技术、时序等效验证、功率分析和用于查找代码错误的lint查错五金|工具,为客户提供了从ANSI C++到RTL的完整设计方法,包括认证的RTL到GDS2设计流程。因此,采用ST的ESL参考设计流程后,硬件设计人员能够更快地设计和验证芯片,而且芯片品质更加可靠。

  这个先进的设计流程是ST与每个ESL核心技术方面最好的EDA提供商密切合作超过三年的结晶。ST设计流程被整合在下列工具中:Atrenta的工业标准的RTL lint查错和功率分析工具SpyGlass;Mentor Graphics Catapult C合成工具;Calypto Design Systems的SLEC等效验证工具,提供从纯ANSI C++到RTL的高效合成和对最终实现的RTL的功能性的形式验证。这个先进的设计流程是一个完整的解决方案,包括:RTL lint签核、功率估算和分析、C到C形式等效验证、C到RTL形式等效验证、SystemC 模型生成、C到RTL高层合成,能够最大限度地降低风险,缩短设计周期,将实际生产率提高四到十倍。

  此外,ST还将设计验证流程成功地应用到射频/混合信号集成电路设计中,以加快多频段、多形式无线产品用复杂混合信号芯片组的开发速度。射频/混合信号芯片设计流程是以安捷伦的高级设计系统(ADS)软件和Mentor Graphics的Catapult C合成技术为基础。

  安捷伦的ADS平台整合了经过优化的用于描述芯片数字单元的ANSI-C代码,能够按照现行的无线标准验证射频/混合信号的设计性能。验证完成后,优化的ANSI-C立即输入到Mentor的Catapult C编译器内,生成集成电路高速硬件描述语言(VHDL),把逻辑门层合成一个专用集成电路。

  “ST的解决方案是业内最先进的系统级设计流程之一,能够处理当今系统级芯片设计日益提高的复杂性,”意法半导体副总裁兼中央CAD与设计解决方案总经理Philippe Magarshack表示,“通过综合利用安捷伦、Atrenta、Calypto、Mentor等厂商最好的设计验证工具和ST自有的设计技术,我们的系统级设计流程能够以更快的速度打造品质更高的芯片,提高生产率,使我们的客户成为ST先进芯片技术的最大收益者。”

热门搜索:01C1001JF SUPER6OMNI B TLP825 LC1200 2920120 B30-7100-PCB TLM626NS SS3612 1553DBPCB 02B0500JF LED12-C2 02B1001JF PDU1215 B20-8000-PCB B3429D SBB1005-1 01T5001JF 01T1001JF PDU1220 TLP810NET 2839240 BQ25895MRTWR SUPER6OMNI D TLP1008TEL SBB830
COPYRIGHT:(1998-2010) IC72 达普IC芯片交易网
客户服务:service@IC72.com 库存上载:IC72@IC72.com
(北京)联系方式: 在线QQ咨询:点击这里给我发消息 联系电话:010-82614113 传真:010-82614123
京ICP备06008810号-21 京公网安备 11010802032910 号 企业资质