DS31407是一个灵活的,高性能的不同频率转换时间和频率合成中的应用集成电路。就其三个输入和四个输出时钟时钟,每个设备可以接受几乎任何关系或产生2kHz和750MHz的频率。
DS31407的关键特性
- 三个输入时钟
- 差分或CMOS / TTL电格式
- 任何频率从2kHz到750MHz的
- 分数缩放的64B/66B和FEC缩放(如64/66,二百五十五分之二百三十七,255分之238)或任何其他降尺度要求
- 连续输入时钟的质量监控
- 时钟选择自动或手动
- 三2/4/8kHz帧同步输入
- 高性能全数字锁相环
- 无中断参考输入丢失的开关
- 自动或手动相位生成输出
- 缓缴的损失所有投入
- 可编程带宽0.5MHz至400Hz的
- 两个数字频率合成器
- 产生任何2kHz倍数高达77.76MHz
- 每DFS的时钟相位调整
- 高性能输出APLL的
- 输出频率750MHz的
- 高分辨率的小数为FEC和64B/66B尺度(例如,237分之255,238分之255,六十四分之六十六)或任何其他尺度要求
- 小于1ps RMS输出抖动
- 四两组输出时钟
- 几乎所有的频率从<1Hz到750MHz的
- 每个组的奴隶一个DFS时钟,APLL的时钟,或任何输入时钟(分散和规模)
- 每个人都有一个差分输出(1慢性粒细胞白血病,1个LVDS / LVPECL的)和独立的CMOS / TTL输出
- 32位每输出分频器
- 两个同步脉冲输出:为8kHz和2kHz范围
- 一般特征
- 合适的线路卡IC卡IC或时间用于STratum 2/3E/3/4E/4,校董会,美国证券交易委员会/欧洲经济共同体,或SSU
- 几乎所有接受并产生频率高达750MHz的包括赫兹,2kHz范围,为8kHz,NxDS1,NxE1,DS2/J2,DS3的,E3类,2.5米,25米,1.25亿,156.25M,并Nx19.44M高达622.08M
- 内补偿本振频率误差
- 与SPI处理器接口
- 1.8V工作电压与3.3V的I / O(5V耐压)
DS31407的应用/使用
- IEEE 1588 Time/Frequency Clocks
- MSPPs
- 路由器
- SONET/SDH
- 开关
- Synchronous Ethernet