网站首页
IC库存
IC展台
电子资讯
技术资料
PDF文档
我的博客
IC72论坛
ic72 logo
搜索关键字: 所有资讯 行业动态 市场趋势 政策法规 新品发布 技术资讯 价格快报 展会资讯
  • 达普IC芯片交易网 > 新闻中心 > 技术资料 > 正文
  • RSS
  • 保证采样时钟具有低的相位噪声
    http://www.ic72.com 发布时间:2010/12/30 11:52:57

        保证采样时钟具有低的相位噪声,当在你的微处理器或数字信号处理器中不能使用晶体振荡器电路作为采样时钟源。在晶体振荡器电路中尽可能不使用逻辑门电路。晶体振荡器通常是用逻辑门过激励晶体构 成的,这不仅对长期稳定性没有好处,而且会引入比一个简单的晶体管振荡器还坏的相位噪声 。另外来自处理器的数字噪声,或者从集成封装的其它门电路来的数字噪声(假设逻辑门用作振荡器)将作为相位噪声出现在振荡器输出端。

        在理想情况下,可使用一只晶体管或场效应管作为晶体振荡器和具有一个逻辑门的缓冲器。这个逻辑门和振荡器本身具有去耦极好的电源。集成封装的门电路将不被采用,因为来自那里的逻辑噪声将对信号相位调制(它们可以用在直流场合,但不能用于快速开关状态)。 假如在晶体振荡器和各种模数转换器的采样时钟输入端之间有一个分频器,要使这个分频器的电源与系统逻辑分别进行去耦,以使电源噪声避开相位调制时钟。 采样时钟电源线应远离所有的逻辑信号线以防止来自引入的相位噪声干扰。同时它还应远离低电平模拟信号线,以免使之恶化。


    www.ic72.com 达普IC芯片交易网
  • 行业动态
  • 市场趋势
  • 政策法规
  • 新品发布
  • Baidu

    IC快速检索:abcdefghijklmnopqrstuvwxyz0123456789
    COPYRIGHT:(1998-2010) IC72 达普IC芯片交易网
    客户服务:service@IC72.com 库存上载:IC72@IC72.com
    (北京)联系方式: 在线QQ咨询:点击这里给我发消息 联系电话:010-82614113 传真:010-82614123
    京ICP备06008810号-21 京公网安备 11010802032910 号 企业资质