凭借着上述性能指标,这些时钟缓冲器 非常适合用于高速 ADC (模/数转换器)和 DA(数/模转换器)时钟,同时适合用于诸如无线基础设施设备、医学成像和工业应用 等需要高速、高通道密度和出色定时性能的高性能应用。
此外,6至12个时钟通道可减少元器件数和电路板空间,同时简化高速信号链设计并降低总材料清单成本。
-- 抖动和偏斜性能的突破;更优的转换器时钟性能
12通道 ADCLK954和6通道 ADCLK946 LVPECL 扇出缓冲器所具备的业界领先的抖动和偏斜性能,使设计工程师能够实现更高的 ADC 或 DAC SNR(信噪比)。4.8GHz ADCLK954通过 IN_SEL 控制引脚提供两个可选的差分输入。这两个输入都带有100 Omega 片上端接电阻,可与差分或单端时钟源配合工作。
-- 更快的转换器时钟;更低的功耗
12 LVDS/24 CMOS 通道 ADCLK854和6 LVDS/12 CMOS 通道 ADCLK846能以100fs 的抖动提供高定时性能。所有这些时钟缓冲器都可使设计工程师受益于高速 ADC 和 DAC 的全分辨率和性能,同时在100MHz 工作频率下维持每通道12mW 的低功耗。ADCLK854提供两个可选的输入以及睡眠模式功能。IN_SEL 引脚状态决定哪个输入扇出至输出,SLEEP 引脚使能睡眠模式,以关断器件,输入支持各种单端和差分逻辑电平,包括 LVPECL、LVDS、HSTL(高速收发器逻辑)、CML(电流模式逻辑)和 CMOS。