网站首页
IC库存
IC展台
电子资讯
技术资料
PDF文档
我的博客
IC72论坛
ic72 logo
搜索关键字: 所有资讯 行业动态 市场趋势 政策法规 新品发布 技术资讯 价格快报 展会资讯
  • 达普IC芯片交易网 > 新闻中心 > 科技成果 > 正文
  • RSS
  • 诺发创新的32纳米介电质技术降低RC迟滞
    http://www.ic72.com 发布时间:2009/4/25 11:29:37

        为了使集成电路组件的性能跟上摩尔定律(Moore’s Law),集成电路设计人员在驱动技术节点缩小化时必需减缓RC迟滞效应。为达到器件尺寸缩小所带来的应有的性能,进而增加45纳米以下导线间的空间缩小所带来的挑战。在过去几年里,研究人员研究了替代材料和更复杂的整体整合方法以解决RC迟滞问题。虽然在研究环境中看到了成效,但大多数这些材料和整合技术最终还是面临转移到量产时的过程控制和生产成本的挑战。

        诺发系统最近已开发出一套突破性技术来导入介电薄膜沉积和其薄膜接口控制制程,它提供需无复杂的重大变化来降低百分之五的有效介电常数(k)值超过各种途径。

        这些在薄膜沉积的创新方法就是利用诺发的PECVD系统,VECTOR? 的多站连续沉积架构来实现。开发小组对影响薄膜沉积堆栈及其薄膜接口控制参数实施最佳化的调整,使诺发系统的客户在面对未来新技术节点需求条件下还能够继续延用。

        诺发PECVD事业群的技术总,Mandyam Sriram 说明 “RC迟滞效应所重视的是有效的介电常数值(k),而不是每一薄膜层的绝对K值”。 “现今业界中最快和最先进的集成电路组件就是使用诺发的介电薄膜还制造。进而证明我们可为我们的客户提供简单化的制程整合流程及同时拥有低成本及量产就绪的解决方案。”


    www.ic72.com 达普IC芯片交易网
  • 行业动态
  • 市场趋势
  • 政策法规
  • 新品发布
  • Baidu

    IC快速检索:abcdefghijklmnopqrstuvwxyz0123456789
    COPYRIGHT:(1998-2010) IC72 达普IC芯片交易网
    客户服务:service@IC72.com 库存上载:IC72@IC72.com
    (北京)联系方式: 在线QQ咨询:点击这里给我发消息 联系电话:010-82614113 传真:010-82614123
    京ICP备06008810号-21 京公网安备 11010802032910 号 企业资质