网站首页
IC库存
IC展台
电子资讯
技术资料
PDF文档
我的博客
IC72论坛
ic72 logo
搜索关键字: 所有资讯 行业动态 市场趋势 政策法规 新品发布 技术资讯 价格快报 展会资讯
  • 达普IC芯片交易网 > 新闻中心 > 技术信息 > 正文
  • RSS
  • 利用RC产生积极延迟电路
    http://www.ic72.com 发布时间:2008/9/8 10:08:15

      图1是使用CMOS反相电路(附加施密特触发电路)的延迟电路举例。它适用于因某些原因在信号传达上需要加以延迟时间的场合。

      这种电路延迟…延迟时间F1,t1和t2几乎由RC的时间常数T=RC决定。我们必须要正确考虑IC电路的传送延迟时间、输人电容、阈值电压VP、诋等,目前这种电路被正确应用的示例还不是很多。

    积极使用RC的延迟电路

      图1积极使用RC的延迟电路(时间常数T:T=CR)

      图1电路中C=0pF(IC的输人电容约为5pF)时的输入输出波形。所使用的施密特反相电路74HC14的传送延迟约为11ns(电源电压VDD=5V),如果仅从延迟时间看,通过2次反相,故延迟时间应为22ns。但实际上tdON≈75ns,tdOFF≈70ns,这是因为电阻R(=10kΩ)、IC输人电容约为5pF造成的。要想缩短延迟时间,需设计时减小电阻R值,另外,还应注意tdON和tdOFF的时间差(输出脉冲幅度变短)。

      图2是R=10kΩ,C=1000pF时的输人波形和电容C的端子电压波形。在与74HC14阈值电压Vp、VN相当的位置放人标记线。ON的延迟时间为端子电压变为VN以下时的时间(约10ps),OFF的延迟时间为端子电压变为Vp以上时的时间,输出电平在“H”→“L”,“L”→“H”之间变化。

    电路中电容C的端子电压波形

      图2电路中电容C的端子电压波形

      (R=10kΩ,C=1000pF,2V/div.,10μs/div.)

      这种延迟电路利用RC的充放电,在T=RC以下的短输入脉冲内不动作。在应用上应注意短脉冲可去掉噪声。


    www.ic72.com 达普IC芯片交易网
  • 行业动态
  • 市场趋势
  • 政策法规
  • 新品发布
  • Baidu

    IC快速检索:abcdefghijklmnopqrstuvwxyz0123456789
    COPYRIGHT:(1998-2010) IC72 达普IC芯片交易网
    客户服务:service@IC72.com 库存上载:IC72@IC72.com
    (北京)联系方式: 在线QQ咨询:点击这里给我发消息 联系电话:010-82614113 传真:010-82614123
    京ICP备06008810号-21 京公网安备 11010802032910 号 企业资质