提供中国IC设计公司最新原创产品及解决方案资讯、发布本土设计企业最新动向与相关产业新闻,见证本土设计企业成长历程,共同感受中国制造向中国设计的震撼转型!本期“中国原创”栏目,特邀请浩凯微电子(上海)有限公司首席技术官王峰接受采访,与业界共同聆听中国IC人物的真知灼见。
浩凯微电子(上海)有限公司主要从事高性能模拟、混合电路设计,致力于为半导体设计、生产厂商和电子系统厂商提供时钟锁相环(PLL)的IP、设计服务和芯片产品。公司的两位创始人曾在美国英特尔长期从事模拟和混合信号电路设计,具有丰富的PLL设计和生产经验,在时钟电路方面拥有世界一流的设计思想。他们在美国英特尔设计的时钟锁相环曾用于INTEL的奔腾II、奔腾III、奔腾Ⅳ、奔腾Ⅳ双核微处理器和迅驰二代核心部件。
主要产品及服务
时钟锁相环的IP核
浩凯微电子仅一次流片就成功开发出基于中芯国际0.13 um CMOS工艺的3.5GHz PLL和300 MHz HSTL,达到中国领先水平。目前公司已推出具有完全自主知识产权的已经过MPW硅验证的高性能时钟锁相环IP核系列产品,分别基于SMIC0.13um mixed signal CMOS工艺和SMIC 0.09um generic CMOS工艺。产品广泛应于国内外高性能微处理器和SOC产品,为其提供高速时钟以及进行时钟的合成。
该系列产品采用自偏置锁相环结构,具有环路参数自动调整以保证系统稳定性的特点,PFD输入频率范围在0.5MHz至200MHz,输出频率范围在20MHz至3000MHz,可适用不同的应用。本系列产品可以抗工艺变化、电压变化和温度变化,分频范围广,面积小,锁定后抖动最低至10ps。
浩凯微电子(上海)有限公司目前正致力于开发基于SMIC 0.13um generic CMOS工艺和基于特许半导体0.13um数字工艺的高性能锁相环IP 系列产品,该系列产品具有超低抖动,超宽输入输出频率范围,低功耗,分频范围宽等突出优势,以满足客户更广泛的需求。
设计服务
浩凯提供设计服务包括:定制用于SOC/CPU 的PLL、PLL IP 的应用支持、高端SOC/CPU时钟树的设计与规划、PLL 频率合成器的设计与开发、LC-VCO的设计与开发、超高速可编程时钟分频的设计与开发、高端SOC/CPU接口的应用支持、高速SRAM/Cache 的设计与开发等。
芯片产品
用于对讲机、无线耳机等无线通信产品的PLL 频率合成器及用于母板的时钟芯片等。
浩凯微电子的目标是成为全球半导体设计和生产厂商时钟锁相环IP、设计服务和芯片产品的最大提供商。
请介绍贵公司目前已经推出的主要产品。目前采用的主要工艺是什么?这些产品的主要技术特点是什么?
浩凯目前的主要产品是已经过硅验证的基于SMIC 130nm 和90nm 数字工艺的高性能PLL以及超宽范围PLL IP核,以及正在验证中的基于特许半导体 130nm 数字工艺的高性能PLL以及超宽范围PLL IP核。浩凯PLL 系列产品具有低噪声、低功耗、较小的面积、超宽的输入输出时钟频率范围(最高输出频率达到3GHz)的突出特点。
贵公司的这些产品主要针对哪些应用领域?这些领域的国内外市场现状如何?贵公司采取何种市场策略推广这些产品?主要挑战在哪些方面?主要客户和潜在用户对产品的评价怎样?与竞争对手相比,贵公司有何优势?
浩凯公司的锁相环IP产品主要应用于各类使用中、高速,片上时钟的各类IC芯片设计。例如高性能微处理器,图像处理芯片,数字电视芯片等。通讯芯片一般使用采用LC震荡VCO的锁相环,一般不使用我们开发的通用型锁相环。 锁相环IP设计领域国际上有几家著名的高端产品供应商,国内这一领域的供应商还很少。SMIC等生产企业为客户提供一些低端的时钟锁相环IP。
我们公司的主要产品于2007年底验证成功。正在开始通过SMIC等工艺提供商的销售平台以及国内外的各类IP销售平台出售我们的产品。同时我们也要通过直接的广告和直接联系客户的方式销售。
主要的挑战是将锁相环IP在国际上的主流生产平台上验证我们的产品。跟国际上的著名锁相环IP提供商竞争,以及受到低端锁相环IP提供商的价格竞争。
浩凯的锁相环IP产品已经成功的应用于上海国家高性能设计中心的通用处理器等设计项目中,锁相环性能优秀,稳定性强。另外在SMIC的IP测试平台上,可以完整地测量输出的高速时钟的噪音特性,并达到设计要求。
与国际上的主流锁相环IP提供商相比,我们的锁相环噪音指标更好。在面积和功耗上与他们相当。我们IP的开发成本低廉,产品价格有竞争力。另外我们公司有一批受到专利保护的知识产权,拥有极强的核心竞争力。
贵公司如何看待已有产品的未来发展方向?2008年还将发布哪些新产品?主要针对哪些应用市场?您如何评价这些应用市场的需求前景?
我们将继续扩展产品线,例如设计EMI展宽的时钟锁相环, DESKEW 锁相环,DLL,以及LC 锁相环IP等。同时我们也要继续将我们现有的设计成功的产品平移到国际上所有的主要代工平台上验证。
在过去的2007年,贵公司有哪些主要收获?有哪些方面未达预期目标?原因是什么?
在过去的2007年里浩凯公司的第一代锁相环IP产品成功地在SMIC工艺平台上得到了验证。130nm的IP 第二代产品开发完成。90nm的锁相环产品是这一工艺上成功验证的第一批IP产品。
由于IP验证结果的推迟,以及还没有开始正规的推销产品,IP的销售没有达到预期的目标。
在2008,贵公司认为还面临哪些挑战?准备如何应对这些挑战?
2008年浩凯公司的主要挑战是向国内和国际市场推介我们的锁相环IP产品。
您对发展中国IC设计产业、提高竞争力,有哪些建议或设想?
国内市场需求程度:
1)国内设计高端CPU和各类SOC的产品的能力越来越强,这必然会促进对高速PLL IP的需要;
2)国际上对一些高端的PLL IP仍然实行禁运。在中国强调要走自主创新的道路的情况下,国内的公司为国内企业提供这些产品也势在必行。
国际市场的需求:
这几年国际上SOC的发展的设计分工的细化促使了IP产业的发展,特别是高速PLL IP的需求;
随着超大规模集成电路制造工艺的不断进步,电路的复杂程度也在不断提高,由于SoC芯片要集成多个模块,基于IP复用的SoC设计是发展的趋势。但不同种类的SOC IP设计难度不一。低端的IP,例如数字电路的单元库,数字电路的逻辑库等,开发难度低,验证过程简单,供应商自然竞争激烈。同时在国内现有的SOC 设计公司里大多没有设计高端模拟和混合信号IP的能力。国外大公司的成熟设计一直是非卖品,因为那是其知识产权壁垒的最重要的组成部分。就是国外一些专门设计混合/模拟SOC IP的公司,其产品质量与国际大公司的成熟的, 大规模的, 产业化的产品设计也有很大差距。现阶段国内此类产品的设计大多停留在小规模的引进国际低端产品IP和对其改造上。性能和产品的稳定性跟国际最先进的设计相差甚远。高端SOC 混合/模拟电路的IP发展水平已经成为制约国内SOC设计公司冲击高端芯片产品的主要障碍。成功的开发这些IP将真正引导国内高端IC产业的发展,使国内高性能芯片设计人员能够扬长避短,开发出具有高水平的逻辑设计和操作系统的高速SOC芯片。新的采用基于IP的平台化SOC设计方法给浩凯微电子(上海)有限公司成为全球半导体设计和生产厂商时钟锁相环IP的最大提供商提供了空前的机遇。