TI推出的
CDC706是目前市场上体积最小且功能强大的PLL合成器/乘法器/除法器之一。尽管其物理外形非常小巧,但却极为灵活。该器件能够在特定输入频率下生成几乎独立的输出频率。
输入频率可通过LVCMOS、差动输入时钟或单个晶振产生。通过SMBus数据接口控制器可以选择相应的输入波形。
为了获得独立的输出频率,每个PLL的参考除法器M都能设置于1至511的范围内,反馈除法器N则可设置于1到4095的范围内。然后将PLL - 压控振荡器(VCO)频率路由至可自由编程的输出开关矩阵,再路由至6个输出中的任意一个。开关矩阵包括一个附加的7位后除法器(范围为1到127)以及一个针对每个输出的反相逻辑。
较大的M/N分压比可通过任何参考输入频率(如27MHz)生成零不良率(ppm)时钟。
CDC706包含3个PLL,每个均支持扩频时钟(SSC)。PLL1、PLL2与PLL3不仅可满足300MHz频率要求,而且还针对具有宽除法器系数(wide divider factor)的零ppm应用进行了优化。
PLL2还支持中心扩频(center-spread)与下扩频计时(SSC)。这是一种降低电磁干扰的常见技术。此外,可控制压摆率(SRC)的输出边缘还能最大限度降低EMI噪声。
根据PLL频率与除法器设置,自动调整内部环路滤波组件,就能获得PLL的高稳定性以及优化的抖动传输特性。
该器件可提供定制的应用程序。它可通过出厂默认配置进行预编程,并可通过串行SMBus接口重新编程为其它应用配置。
使用两个可自由编程的输入S0与S1,即可控制多种应用中要求最苛刻的逻辑控制设置(输出禁用为低、输出三态、断电、PLL旁路等)。
CDC706有3个电源引脚:VCC、VCCOUT1与VCCOUT2。VCC是器件的电源电压。该器件可以在3.3V单电源电压下工作。VCCOUT1与VCCOUT2是输出的电源引脚。VCCOUT1可以为输出Y0与Y1供电,而VCCOUT2可以为输出Y2、Y3、Y4与Y5供电。两个输出的电源范围均为2.3V至3.6V。
CDC706的工作温度范围为-40℃至85℃。
特性
·基于 2:6 PLL 的高性能时钟合成器/乘法器/除法器;
·用户可编程的 PLL 频率;
·通过 SMBus 数据接口轻松实现电路内编程;
·宽泛的 PLL 分压比允许零 PPM 输出时钟误差;
·时钟输入可接受晶振或单端 LVCMOS 或差动输入信号;
·可接受从 8 MHz 到 54 MHz 的晶振频率;
·可接受高达 200 MHz 的 LVCMOS 或差动输入频率;
·适用于用户定义的控制信号的 2 个可编程控制输入 [S0/S1];
·6 个输出频率高达 300 MHz 的 LVCMOS 输出;
·可针对补偿信号对 LVCMOS 输出进行编程;
·可通过包含 7 位后除法器的可编程输出开关矩阵 [6x6] 自由选择输出频率;
·集成 PLL 环路滤波组件;
·期间抖动 (Period Jitter)(典型值为 60 ps);
·采用扩频计时 (SSC) 以降低系统 EMI;
·可编程输出压摆率控制 (SRC) 可降低系统 EMI;
·为输出(2.3 V 到 3.6 V)提供单独电源,以支持混合电源环境;
·3.3 V 电源电压;
·工业温度范围为 -40℃ 至 85℃;
·开发与编程套件可简化 PLL 设计与编程 (TI Pro-Clock);
·采用 20 引脚TSSOP封装;
·可在工厂进行编程,以提供定制的默认设置;
应用范围
·无线基站;
·网络线卡;
·数据通信/电信。