Altera亚太区市场总监梁乐观表示:“我们承诺帮助客户获得最前沿的性能和效能。作为唯一能够支持64位Windows和多处理器的FPGA供应商,Altera缩短了编译时间,减小了存储器资源占用,比竞争对手有明显的优势。”
更快的编译时间
Altera在编译时间上的改进措施提高了客户采用Quartus II软件设计新系统的效能。和竞争高端65nm FPGA相比,利用高级布局布线算法,Quartus II软件7.1和Stratix III FPGA的编译时间平均缩短了一倍。为进一步加速设计过程,客户使用多处理器计算机要比单处理器计算机的编译时间少20%。Altera Quartus II软件是唯一由FPGA供应商提供的支持多处理器(例如,Intel Core 2 Duo和Quad以及AMD Athlon 64 X2)的软件,能够充分发挥当今双核以及四核计算机的优势。
增强SOPC Builder工具
这一新版本还提高了Altera SOPC Builder自动系统开发工具的效能。对基础构造的改进以及交互性能更好的GUI可以快速实现大型系统编译,新的Avalon Streaming接口适合在两个知识产权(IP)模块之间发送流数据。7.1版还包括新的Avalon存储器映射时钟交叉桥接,流水线桥接以及散射收集直接存储器访问(DMA)控制器,进一步提高了系统性能。
器件支持
客户现在可以使用Quartus II软件7.1来设计Altera最近发布的所有器件系列型号,包括Arria GX、Stratix III和Cyclone III FPGA。Quartus II软件订购版和网络版都支持新的Arria GX系列,利用这一工具,设计人员能够迅速将其PCI Express x1和x4、千兆以太网以及Serial RapidIO设计推向市场。
其它改进
Quartus II软件7.1丰富的特性和改进措施帮助客户在设计Altera FPGA、CPLD和结构化ASIC时发挥最大效能和性能。
·更快的TimeQuest时序分析器 – 更快地逼近时序,缩短编译时间,减少存储器资源占用,并且方便地从Altera标准时序分析器进行转换,从而提高了效能。
·新的编译时间向导 – 在设计流程中建议缩短编译时间的设置,提高了效能。
·新的在系统源和探测编辑器 – 设计人员可以在运行期间驱动器件激励,采样内部节点,缩短了验证时间。
·扩展综合 – 新的文本编辑器、新的HDL模板以及真双端口RAM更迅速地完成设计输入。
·更新并行闪存装入 – 闪存编程时间缩短一倍,为闪存器件提供突发模式支持,更迅速地配置器件。
·提高可用性 – 使用高级Quartus II消息控制台,简化设计过程,加速停止过程。
·自动通告 – 通过Quartus II桌面新软件下载和服务包,实现自动通告。