网站首页
IC库存
IC展台
电子资讯
技术资料
PDF文档
我的博客
IC72论坛
ic72 logo
搜索关键字: 所有资讯 行业动态 市场趋势 政策法规 新品发布 技术资讯 价格快报 展会资讯
  • 达普IC芯片交易网 > 新闻中心 > 新品发布 > 正文
  • RSS
  • 赛灵思与MAC公司共同开发基于Virtex-4的TD-SCDMA数字前端参考设计方案
    http://www.ic72.com 发布时间:2007/6/25 8:19:00
        无线基础设施市场FPGA供应商赛灵思公司(Xilinx)日前宣布与射频算法开发商Multiple Access Communications(MAC) Ltd公司合作推出基于Xilinx System Generator for DSP工具的TD-SCDMA数字前端(DFE)参考设计解决方案。新推出的参考设计解决方案可大大缩短TD-SCDMA DFE射频应用中复杂数字算法的开发时间。TD-SCDMA DFE参考设计解决方案包括参考设计实例、全速工作演示以及全面的IP库(包括针对数字上变频器(DUC)和数字下变频器(DDC)功能而优化的System Generator IP模块)。利用这一参考设计解决方案,用户可构建适用于多种基站配置的3GPP兼容DFE设计。 
        TD-SCDMA DFE参考设计解决方案一方面为开发人员减少了设计风险,同时也为数字射频应用提供了从概念到生产快速面市的途径。IP库中隐含的信号处理功能,可保证满足3GPP的标准,对IP库用户来说,这些功能的复杂性被隐藏起来,因此方便他们迅速上手。考虑到每小区单载波单天线到6载波8天线的多种天线和载波配置的复杂性,使用这一方法可使开发人员节约数月/人的算法开发时间和数年/人的硬件开发时间。 
        关于赛灵思TD-SCDMA DFE参考设计解决方案 
        TD-SCDMA DFE参考设计解决方案基于可提供高成本效益DSP处理能力的赛灵思高性能Virtex-4平台FPGA,该方案提供了比竞争解决方案更低的单信道成本(cost-per-channel)。此外,Virtex平台FPGA支持现场升级能力,从而使基站能够更容易适应不断演化的技术和标准。 
        TD-SCDMA DFE参考设计支持每天线多达6个载波,并提供灵活的中频输入或输出。数字上变频器(DUC)的性能亮点包括:EVM为1.6% RMS,相邻信道泄漏比(ACLR)>80dB,占用带宽>99.9%。数字下变频器(DDC)模块提供相邻信道选择性(ACS)>75dB,隔离(blocking)>80dB以及信号路径延迟低至仅14.9微秒。
    www.ic72.com 达普IC芯片交易网
  • 行业动态
  • 市场趋势
  • 政策法规
  • 新品发布
  • Baidu

    IC快速检索:abcdefghijklmnopqrstuvwxyz0123456789
    COPYRIGHT:(1998-2010) IC72 达普IC芯片交易网
    客户服务:service@IC72.com 库存上载:IC72@IC72.com
    (北京)联系方式: 在线QQ咨询:点击这里给我发消息 联系电话:010-82614113 传真:010-82614123
    京ICP备06008810号-21 京公网安备 11010802032910 号 企业资质