网站首页
IC库存
IC展台
电子资讯
技术资料
PDF文档
我的博客
IC72论坛
ic72 logo
搜索关键字: 所有资讯 行业动态 市场趋势 政策法规 新品发布 技术资讯 价格快报 展会资讯
  • 达普IC芯片交易网 > 新闻中心 > 厂商动态 > 正文
  • RSS
  • 三星制成通过硅贯通电极来层叠芯片
    http://www.ic72.com 发布时间:2007/5/9 8:42:00
          韩国三星电子开发出了采用基于硅贯通电极的“WSP(Wafer-Level Processed Stack Package,晶圆级堆叠封装)”技术来层叠芯片的DRAM。该产品为层叠4枚512Mbit DDR2规格DRAM芯片的2Gbit产品。该公司表示,集成16个该产品便可制造出4GB(32Gbit) 的DIMM(双列直插式内存模块)。 
          继NAND型闪存之后再次使用硅贯通电极技术 
      该公司已于2006年4月将硅贯通电极技术应用于NAND型闪存。此次通过将该技术应用于DRAM,与原来采用基于引线焊接(Wirebonding)的MCP(Multi Chip Package)层叠芯片DRAM相比,封装面积减小了15%、厚度减小了50%以上。此前,在要求高速工作的DRAM中应用WSP技术时,存在着再布线会导致数据传输速度降低的问题。该公司表示,通过在DRAM芯片的铝焊盘部分形成贯通电极,解决了这一问题。 
      业界普遍认为,采用基于引线焊接的MCP难以实现16Gbps的高速数据传输,此次新一代DRAM的正式上市意味着这一极限将被突破
    www.ic72.com 达普IC芯片交易网
  • 行业动态
  • 市场趋势
  • 政策法规
  • 新品发布
  • Baidu

    IC快速检索:abcdefghijklmnopqrstuvwxyz0123456789
    COPYRIGHT:(1998-2010) IC72 达普IC芯片交易网
    客户服务:service@IC72.com 库存上载:IC72@IC72.com
    (北京)联系方式: 在线QQ咨询:点击这里给我发消息 联系电话:010-82614113 传真:010-82614123
    京ICP备06008810号-21 京公网安备 11010802032910 号 企业资质