网站首页
IC库存
IC展台
电子资讯
技术资料
PDF文档
我的博客
IC72论坛
ic72 logo
搜索关键字: 所有资讯 行业动态 市场趋势 政策法规 新品发布 技术资讯 价格快报 展会资讯
  • 达普IC芯片交易网 > 新闻中心 > 技术信息 > 正文
  • RSS
  • 半导体存储器结构及版图(ROM)
    http://www.ic72.com 发布时间:2007/4/29 9:28:45

    半导体存储器结构及版图(ROM)

    本篇主要涉及有关半导体存储器的存取方式及相应版图结构分析。

    首先我们来看看一个最基本的ROM存储器的结构及其工作方式。

    假设2根地址线,4根数据位,即A[1:0], D[3:0]。A0,A1可以最多产生2^n种变化,这里的n为2即可产生4种组合记为W[3:0](如图)。

    A0

    A1

    W0

    W1

    W2

    W3

    0

    0

    0

    0

    0

    1

    0

    1

    0

    0

    1

    0

    1

    0

    0

    1

    0

    0

    1

    1

    1

    0

    0

    0

    表格中列出了不同的地址信号产生的不同选择,比如A0=0,A1=0时,只有W3=1,其余均为0。也就是说,如果定义1 (高电平)选中那么A0A1=00时,W3被选中。如上图所示,输出的数据即为D0=1,D1=1,D2=0,D3=0。 换句话说A0=0,A1=0就必然选中W3,所以完全可以用两个开关MOS来代替,如下图所示:

    通常采用NMOS,就将开关MOS替换成NMOS接地,A0-A0反 反接,A1-A1反 反接即是。不过实际的ROM电路并不是直接连获取得电位,而是ROM的核心部分都是NMOS,BL线MOS源漏相连接地,WL控制gate以低电位选通(NMOS电位gate平时都是高电位,只有为低电位时才会阻断到地)。考虑到ROM的扩展性,还会有片选SEL端控制一个区域是否选中。

    把电路画成版图就会有一些形式上的变化,除了考虑到结构的规整,也会考虑到是否因为过于庞大造成寄生的增加,影响到读取的速度,因此也就出现如图所示的结构分布。




    www.ic72.com 达普IC芯片交易网
  • 行业动态
  • 市场趋势
  • 政策法规
  • 新品发布
  • Baidu

    IC快速检索:abcdefghijklmnopqrstuvwxyz0123456789
    COPYRIGHT:(1998-2010) IC72 达普IC芯片交易网
    客户服务:service@IC72.com 库存上载:IC72@IC72.com
    (北京)联系方式: 在线QQ咨询:点击这里给我发消息 联系电话:010-82614113 传真:010-82614123
    京ICP备06008810号-21 京公网安备 11010802032910 号 企业资质