网站首页
IC库存
IC展台
电子资讯
技术资料
PDF文档
我的博客
IC72论坛
ic72 logo
搜索关键字: 所有资讯 行业动态 市场趋势 政策法规 新品发布 技术资讯 价格快报 展会资讯
  • 达普IC芯片交易网 > 新闻中心 > 科技成果 > 正文
  • RSS
  • ZIPTRONIX对5层CMOS和光电二极管进行封装
    http://www.ic72.com 发布时间:2007/4/20 8:42:00
      
        美国Ziptronix与RaytheonVisionSystems(RVS)合作,对5层CMOS元件和光电二极管进行了3维层叠。在层叠时,采用了Ziptronix开发的名为“Directbondinterconnect(DBI)”的3维封装技术。 
        采用DBI技术,在芯片与晶圆、晶圆与晶圆接合时,也可在室温下实现3维封装。布线间距在10μm以下,布线宽度为2μm左右。此次在形成有CMOS元件的晶圆上,层叠了RVS公司的芯片。布线间距为8μm。可在确保接合部连接性的同时,通过所有光电二极管获取图像。
    www.ic72.com 达普IC芯片交易网
  • 行业动态
  • 市场趋势
  • 政策法规
  • 新品发布
  • Baidu

    IC快速检索:abcdefghijklmnopqrstuvwxyz0123456789
    COPYRIGHT:(1998-2010) IC72 达普IC芯片交易网
    客户服务:service@IC72.com 库存上载:IC72@IC72.com
    (北京)联系方式: 在线QQ咨询:点击这里给我发消息 联系电话:010-82614113 传真:010-82614123
    京ICP备06008810号-21 京公网安备 11010802032910 号 企业资质