网站首页
IC库存
IC展台
电子资讯
技术资料
PDF文档
我的博客
IC72论坛
ic72 logo
搜索关键字: 所有资讯 行业动态 市场趋势 政策法规 新品发布 技术资讯 价格快报 展会资讯
  • 达普IC芯片交易网 > 新闻中心 > 厂商动态 > 正文
  • RSS
  • Intel欲推新技术改进芯片性能
    http://www.ic72.com 发布时间:2006/12/13 9:09:00
    Intel技术和制造小组主管Mike Mayberry表示,他们目前正在研究一种新的晶体管设计,以便于让他们的处理器能装入更多存储器,提高产品性能。公司准备在本周举行的IEDM 2006(International Electron Devices Meeting)大会上发表他们的“浮体单元(floating-body cell)”计划。
    Mayberry的任务是生产更小的晶体管,浮体单元技术的目标就是提高缓存密度。缓存用来存储频繁读写的数据,它的速度比一般外部存储介质快得多,但是SRAM满足不了他们的需求——它需要六个晶体管构建一个单元并存储1bit的信息。公司的目标是让一个晶体管就能存储1bit的信息,嵌入式DRAM基本能满足要求,但它的缺点是慢,而且贵。
    利用浮体单元技术,当你向一块硅晶绝缘体晶片上的晶体管传入电荷时,它将像一个电容器那样保存一部分电荷——这就可以用来表示1bit,科学家们称这种现象为“历史效应”。
    目前东芝和伯利克的加州大学都在致力于浮体单元的研究,他们的成果主要有两点不同:BOX厚度和底层电压。BOX越厚,保存电荷所需的底层电压就越高,如何取得平衡,就看厂商的选择了。
    Intel对这种技术的改进就是不再采用一个栅极(gate),而是将之分为前栅极(FG)和后栅极(BG),BOX厚度和底层电压根据需要设定后大小不变,而用调节前栅极和后栅极的方式来控制数据走向。这听起来像一个三闸(trigate)晶体管,Intel计划在未来三到七年以内使用它。
    www.ic72.com 达普IC芯片交易网
  • 行业动态
  • 市场趋势
  • 政策法规
  • 新品发布
  • Baidu

    IC快速检索:abcdefghijklmnopqrstuvwxyz0123456789
    COPYRIGHT:(1998-2010) IC72 达普IC芯片交易网
    客户服务:service@IC72.com 库存上载:IC72@IC72.com
    (北京)联系方式: 在线QQ咨询:点击这里给我发消息 联系电话:010-82614113 传真:010-82614123
    京ICP备06008810号-21 京公网安备 11010802032910 号 企业资质