网站首页
IC库存
IC展台
电子资讯
技术资料
PDF文档
我的博客
IC72论坛
ic72 logo
搜索关键字: 所有资讯 行业动态 市场趋势 政策法规 新品发布 技术资讯 价格快报 展会资讯
  • 达普IC芯片交易网 > 新闻中心 > 技术信息 > 正文
  • RSS
  • 高频电路的定义
    http://www.ic72.com 发布时间:2006/11/30 9:00:00

    *在数字电路中,是否是高频电路取决于信号的上升沿和下降沿,而不是信号的频率。
    公式:F2 =1/(Tr×π),Tr为信号的上升/下降延时间。

      *F2 > 100MHz,就应该按照高频电路进行考虑,下列情况必须按高频规则进行设计
      –系统时钟频率超过50MHz
      –采用了上升/下降时间少于5ns的器件
      –数字/模拟混合电路

      *逻辑器件的上升/下降时间和布线长度限制上升/下 主要谐波频谱分布 最大传输线最大传输
      降时间  Tr分量         F2=1/Fmax=10*距离(微带)线距离(微带线)πTr    F2  
      74HC      13-15ns  24MHz    240 MHz  117cm   91cm
      74LS       9.5ns   34 MHz    340MHz   85.5cm  66.5cm
      74H         4-6ns   80 MHz    800MHz   35   28
      74S         3-4ns   106 MHz   1.1GHz   27   21
      74HCT       5-15ns   64 MHz    640MHz   45   34
      74ALS     2-10ns   160 MHz   1.6GHz    18   13
      74FCT     2-5ns    160 MHz   1.6GHz    18   13
      74F         1.5ns   212 MHz   2.1GHz   12.5  10.5
      ECL12K     1.5ns    212 MHz   2.1GHz   12.5  10.5
      ECL100K   0.75ns   424 MHz   4.2GHz     6   5

      传统的PCB设计方法效率低:
      原理图,传统的设计方法设计和输入布局、布线没有任何质量控制点,制作PCB每一步设计都是凭经验,发现问题就必须从头开始,功能、性能测试问题的查找非常困难.


    www.ic72.com 达普IC芯片交易网
  • 行业动态
  • 市场趋势
  • 政策法规
  • 新品发布
  • Baidu

    IC快速检索:abcdefghijklmnopqrstuvwxyz0123456789
    COPYRIGHT:(1998-2010) IC72 达普IC芯片交易网
    客户服务:service@IC72.com 库存上载:IC72@IC72.com
    (北京)联系方式: 在线QQ咨询:点击这里给我发消息 联系电话:010-82614113 传真:010-82614123
    京ICP备06008810号-21 京公网安备 11010802032910 号 企业资质