网站首页
IC库存
IC展台
电子资讯
技术资料
PDF文档
我的博客
IC72论坛
ic72 logo
搜索关键字: 所有资讯 行业动态 市场趋势 政策法规 新品发布 技术资讯 价格快报 展会资讯
  • 达普IC芯片交易网 > 新闻中心 > 行业动态 > 正文
  • RSS
  • 三星新堆栈封装技术 增加闪存性能容量
    http://www.ic72.com 发布时间:2006/7/25 10:56:00

      三星公司宣布开发一种新的3D封装技术,能降低目前多芯片封装(MCP multi-chip packages)尺寸并提高性能,公司计划从2007年开始将这项新技术应用于NAND闪存产品中。

      目前内存的多芯片封装(MCP)广泛使用堆栈技术,因为这样使得芯片布版无需改变但容

    量增加。越多的晶体管要求越多的封装面积,而工艺上按比例缩小技术远远跟不上晶体管数量增加的速度,于是工业界开始使用一种所谓DIE堆栈技术。

      但是,目前Flash和DRAM芯片中所用的堆栈技术,DIE非直接相连,导致性能和尺寸都存在问题。实际为实现电路连接,使用了丝焊,这不但使带宽受到限制,而且要求DIE预留垂直间隙以及边缘空间,空间大量消耗。

      三星认为这项新的晶圆级堆栈封装(WSP wafer-level processed stack package)技术成功解决以上问题。抛弃丝焊工艺,取而代之利用微米级通孔垂直穿透硅片直接与电路相连,这样DIE周围无需预留空间,也见不到金属丝。三星声称利用WSP技术可以使MCP尺寸缩小30% 而布版面积节省15%。

      据说,这项新技术将使移动设备及消费类电子设备制造商设计出更轻便性能更高的手持产品。新技术将于2007年进入量产,一开始只用于NAND闪存中,然后是几款DRAM。第一款应用到WSP技术的产品将是16GB内存,使用2GB NAND芯片堆栈而成。

      Intel三月在IDF论坛上也提到相似的堆栈技术,首席技术官Justin Rattner描述了这种利用“硅片直通孔(through silicon via)”互连技术创造新的3D封装的想法。


    www.ic72.com 达普IC芯片交易网
  • 行业动态
  • 市场趋势
  • 政策法规
  • 新品发布
  • Baidu

    IC快速检索:abcdefghijklmnopqrstuvwxyz0123456789
    COPYRIGHT:(1998-2010) IC72 达普IC芯片交易网
    客户服务:service@IC72.com 库存上载:IC72@IC72.com
    (北京)联系方式: 在线QQ咨询:点击这里给我发消息 联系电话:010-82614113 传真:010-82614123
    京ICP备06008810号-21 京公网安备 11010802032910 号 企业资质