器件基于ST的结构处理器增强性架构(SPEAr),集成了有全套IP区块的ARM核和可配置的逻辑区块,能在短时间内快速实现关键功能的定制化,所需成本仅为全定制设计方案的小部分,但是具有可比较的灵活性和性能.
该系列是基于工业标准ARM核,能最大化现有硬件和软件区块的重新使用.架构包括大量的业已验证过的用于连接和存储器接口的IP,以及高性能内部总线系统.定制化的嵌入逻辑区块,允许用户增加他们自己的IP到ASSP中而不需要进行完整的ASIC设计,使得能很快开发出用于特殊市场的最佳解决方案.
新器件包括工作在192MHz的ARM946ES,该核有8KB数据缓存,指令缓存,以及分别有数据紧密联系存储器(TCM)和指令TCM,此外还有三个USB2.0端口(两个主端口和一个设备端口),一个以太网10/100MAC,一个16通路8位ADC,一个I2C接口,三个UART,存储器接口和400K门的等效可编程逻辑.